乐鑫 数字IC设计工程师 二面面经
二面 · 技术面【1小时】
二面面试官感觉很自信的样子,面试快结束时我客气地说了句“谢谢面试官,感觉通过今天的面试学到了不少东西”,他直接“那当然”。
一顿惯例的自我介绍后,这位面试官也是拽着我的一个项目让我具体讲,并且非常欢迎我共享屏幕展示当时的设计框图。他提的一些针对项目的问题也和一面面试官有大量重复,所以这里不再赘述。
项目讲完后,他对我验证模块功能正确性的方法提出了质疑,并且反问了我很多问题,感觉有点压力面的味道。最后看我确实不太懂后,他大概介绍了工程上针对这种情况的验证方法 / 办法,弥补了我方法上的一些漏洞,对我来说总体还是赚到了。(大致就是软件验证硬件的计算结果,从而检查硬件正确性)
项目上的交流大概用了40分钟,后面他问我是否了解低功耗的一些设计方法(具体答案可以参见其他博主的总结)。面了那么多家公司,他是第一个质疑我“多电压阈值域(Mult-Vt)会影响到动态功耗·短路功耗”说法的人。
为什么我认为Mult-Vt会增加短路功耗?
因为依据短路功耗的公式:Pshort = Qx·Vdd·f·N = Ishort·t·Vdd·f·N
其中,Qx:短路电荷总量;Ishort:短路电流;t:短路时间;f:反转频率;N:晶体管总数。公式中有短路时长有关,增加Vt会使CMOS的开关速度变慢,从而增加这个短路时长,所以会影响短路功耗。
为什么提升Vt对短路功耗影响不大
说实话面试官解释的我没太懂,不过我猜的是可能是因为短路电荷的大小不受Vt大小控制吧。
最后这位面试官给我大概介绍了下乐鑫的主要业务,并且说后续应该还有一个HR面(但是HR面也会挂人)。总的来说这个面试官算是这么多面试官中比较专业的了(也比较自信)。