题解 | #根据状态转移写状态机-二段式#

alt

`timescale 1ns/1ns

module fsm2(
	input wire clk  ,
	input wire rst  ,
	input wire data ,
	output reg flag
);

//*************code***********//
    parameter S0 = 3'd0, S1 = 3'd1, S2 = 3'd2, S3 = 3'd3, S4 = 3'd4;
    reg [2:0] c_state;
    reg [2:0] n_state;
    
    always@(posedge clk or negedge rst) begin: part1
        if(~rst)
            c_state <= S0;
        else
            c_state <= n_state;
    end
    
    always@(*) begin
        case(c_state)
            S0: begin
                n_state = data ? S1:S0;
                flag = 0;
            end
            S1: begin
                n_state = data ? S2:S1;
                flag = 0;
            end
            S2: begin
                n_state = data ? S3:S2;
                flag = 0;
            end
            S3: begin
                n_state = data ? S4:S3;
                flag = 0;
            end
            S4: begin
                n_state = data ? S1:S0;
                flag = 1;
            end
            default: begin
                n_state = S0;
                flag = 0;
            end
        endcase
    end

//*************code***********//
endmodule
《Verilog/VHDL必刷习题集》 文章被收录于专栏

Verilog/VHDL必刷习题集,包含基础知识、组合逻辑设计、时序逻辑设计、状态机设计、RAM及FIFO设计等等。

全部评论

相关推荐

点赞 评论 收藏
分享
06-12 16:00
天津大学 Java
牛客30236098...:腾讯坏事做尽,终面挂是最破防的 上次被挂了后我连简历都不刷了
点赞 评论 收藏
分享
不愿透露姓名的神秘牛友
07-21 13:41
点赞 评论 收藏
分享
评论
点赞
收藏
分享

创作者周榜

更多
牛客网
牛客网在线编程
牛客网题解
牛客企业服务