笔试知识点(超纲)
对于FPGA的设计流程
1.确定项目需求➡2.RTL代码设计➡3.前仿真➡4.综合➡5后仿真➡6.STA➡7布局布线➡8.设计调试➡程序固化
对于IC前端设计流程
**1.确定项目需求➡2.芯片架构➡3.RTL代码设计➡4.功能仿真➡5.综合且加入DFT扫描链➡6.形式验证
➡7.STA➡8布局➡9时钟树综合➡10布线➡11布线图与原理图比较➡12设计规则检查➡13生成GSII**
(1)DFT插入扫描连:加入一些选择器用于使能控制,方便测试。
(2)时钟树综合(CTS):FPGA中的时钟树相对稳定。
(3)形式验证:等价性检验,验证综合后的门级网表是否与综合前的RTL代码一致。
形式验证与后仿真的区别,形式验证的覆盖率为100%,速度快。后仿真只能验证部分路径,较慢。