题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
VL56 |
流水线乘法器
|
2024-02-06
|
答案正确
| < 1ms | 0K | Verilog | |
VL55 |
Johnson Counter
|
2024-02-06
|
答案正确
| < 1ms | 0K | Verilog | |
VL54 |
RAM的简单实现
|
2024-02-05
|
答案正确
| < 1ms | 0K | Verilog | |
VL53 |
单端口RAM
|
2024-02-05
|
答案正确
| < 1ms | 0K | Verilog | |
VL52 |
加减计数器
|
2024-02-05
|
答案正确
| < 1ms | 0K | Verilog | |
VL51 |
可置位计数器
|
2024-02-05
|
答案正确
| < 1ms | 0K | Verilog | |
VL50 |
简易秒表
|
2024-02-05
|
答案正确
| < 1ms | 0K | Verilog | |
VL49 |
脉冲同步电路
|
2024-02-05
|
答案正确
| < 1ms | 0K | Verilog | |
235517 |
超前进位加法器
|
2024-02-03
|
答案正确
| < 1ms | 0K | Verilog | |
234351 |
边沿检测
|
2024-02-03
|
答案正确
| < 1ms | 0K | Verilog | |
235513 |
时钟切换
|
2024-01-30
|
答案正确
| < 1ms | 0K | Verilog | |
235511 |
并串转换
|
2024-01-30
|
答案正确
| < 1ms | 0K | Verilog | |
234351 |
边沿检测
|
2024-01-27
|
答案正确
| < 1ms | 0K | Verilog | |
234350 |
ROM的简单实现
|
2024-01-27
|
答案正确
| < 1ms | 0K | Verilog | |
234316 |
根据状态转移图实现时序电路
|
2024-01-27
|
答案正确
| < 1ms | 0K | Verilog | |
234315 |
根据状态转移表实现时序电路
|
2024-01-27
|
答案正确
| < 1ms | 0K | Verilog | |
234308 |
用优先编码器①实现键盘编码电路
|
2024-01-23
|
答案正确
| < 1ms | 0K | Verilog | |
234307 |
优先编码器电路①
|
2024-01-23
|
答案正确
| < 1ms | 0K | Verilog | |
234306 |
4bit超前进位加法器电路
|
2024-01-23
|
答案正确
| < 1ms | 0K | Verilog | |
234305 |
4位数值比较器电路
|
2024-01-22
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: