好看不好吃 level
获赞
0
粉丝
0
关注
0
看过 TA
1
中国科学技术大学
2025
C++
IP属地:北京
暂未填写个人简介
私信
关注
题号
题目
提交时间
状态
运行时间
占用内存
使用语言
题解
VL37
时钟分频(偶数)
2024-10-30
答案正确
< 1ms
0K
Verilog
VL37
时钟分频(偶数)
2024-10-30
答案正确
< 1ms
0K
Verilog
VL37
时钟分频(偶数)
2024-10-30
答案正确
< 1ms
0K
Verilog
VL28
输入序列不连续的序列检测
2024-10-30
答案正确
< 1ms
0K
Verilog
VL55
Johnson Counter
2024-10-29
答案正确
< 1ms
0K
Verilog
VL55
Johnson Counter
2024-10-29
答案正确
< 1ms
0K
Verilog
VL46
同步FIFO
2024-10-27
答案正确
< 1ms
0K
Verilog
VL52
加减计数器
2024-10-26
答案正确
< 1ms
0K
Verilog
VL51
可置位计数器
2024-10-26
答案正确
< 1ms
0K
Verilog
VL50
简易秒表
2024-10-26
答案正确
< 1ms
0K
Verilog
VL54
RAM的简单实现
2024-10-26
答案正确
< 1ms
0K
Verilog
VL53
单端口RAM
2024-10-26
答案正确
< 1ms
0K
Verilog
VL26
含有无关项的序列检测
2024-10-26
答案正确
< 1ms
0K
Verilog
VL26
含有无关项的序列检测
2024-10-26
答案正确
< 1ms
0K
Verilog
VL25
输入序列连续的序列检测
2024-10-26
答案正确
< 1ms
0K
Verilog
234351
边沿检测
2024-10-26
答案正确
< 1ms
0K
Verilog
234350
ROM的简单实现
2024-10-26
答案正确
< 1ms
0K
Verilog
234316
根据状态转移图实现时序电路
2024-10-26
答案正确
< 1ms
0K
Verilog
234315
根据状态转移表实现时序电路
2024-10-26
答案正确
< 1ms
0K
Verilog
234314
数据选择器实现逻辑电路
2024-10-26
答案正确
< 1ms
0K
Verilog

创作者周榜

更多
关注他的用户也关注了:
牛客网
牛客网在线编程
牛客网题解
牛客企业服务