lookqa level
获赞
1
粉丝
1
关注
1
看过 TA
4
北京大学
2025
芯片研发
IP属地:广东
暂未填写个人简介
私信
关注
题号
题目
提交时间
状态
运行时间
占用内存
使用语言
题解
VL54
RAM的简单实现
2024-11-12
答案正确
< 1ms
0K
Verilog
VL54
RAM的简单实现
2024-11-12
答案正确
< 1ms
0K
Verilog
VL54
RAM的简单实现
2024-11-12
答案正确
< 1ms
0K
Verilog
VL54
RAM的简单实现
2024-11-12
答案正确
< 1ms
0K
Verilog
VL54
RAM的简单实现
2024-11-12
答案正确
< 1ms
0K
Verilog
VL53
单端口RAM
2024-11-12
答案正确
< 1ms
0K
Verilog
VL52
加减计数器
2024-11-12
答案正确
< 1ms
0K
Verilog
VL50
简易秒表
2024-11-12
答案正确
< 1ms
0K
Verilog
VL49
脉冲同步电路
2024-11-12
答案正确
< 1ms
0K
Verilog
VL45
异步FIFO
2024-11-11
答案正确
< 1ms
0K
Verilog
VL44
根据状态转移写状态机-二段式
2024-11-11
答案正确
< 1ms
0K
Verilog
VL43
根据状态转移写状态机-三段式
2024-11-11
答案正确
< 1ms
0K
Verilog
VL40
占空比50%的奇数分频
2024-11-08
答案正确
< 1ms
0K
Verilog
VL37
时钟分频(偶数)
2024-10-30
答案正确
< 1ms
0K
Verilog
VL34
整数倍数据位宽转换8to16
2024-10-30
答案正确
< 1ms
0K
Verilog
VL33
非整数倍数据位宽转换8to12
2024-10-30
答案正确
< 1ms
0K
Verilog
VL33
非整数倍数据位宽转换8to12
2024-10-30
答案正确
< 1ms
0K
Verilog
VL32
非整数倍数据位宽转换24to128
2024-10-30
答案正确
< 1ms
0K
Verilog
VL32
非整数倍数据位宽转换24to128
2024-10-29
答案正确
< 1ms
0K
Verilog
VL32
非整数倍数据位宽转换24to128
2024-10-29
答案正确
< 1ms
0K
Verilog

创作者周榜

更多
关注他的用户也关注了:
牛客网
牛客网在线编程
牛客网题解
牛客企业服务