题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
|---|
234350 |
ROM的简单实现
|
2022-07-16
|
答案正确
| < 1ms | 0K | Verilog | |
234307 |
优先编码器电路①
|
2022-07-16
|
答案正确
| < 1ms | 0K | Verilog | |
VL55 |
Johnson Counter
|
2022-07-16
|
答案正确
| < 1ms | 0K | Verilog | |
VL52 |
加减计数器
|
2022-07-16
|
答案正确
| < 1ms | 0K | Verilog | |
VL51 |
可置位计数器
|
2022-07-16
|
答案正确
| < 1ms | 0K | Verilog | |
VL50 |
简易秒表
|
2022-07-16
|
答案正确
| < 1ms | 0K | Verilog | |
VL49 |
脉冲同步电路
|
2022-07-16
|
答案正确
| < 1ms | 0K | Verilog | |
VL48 |
多bit MUX同步器
|
2022-07-16
|
答案正确
| < 1ms | 0K | Verilog | |
VL47 |
格雷码计数器
|
2022-07-15
|
答案正确
| < 1ms | 0K | Verilog | |
VL40 |
占空比50%的奇数分频
|
2022-07-14
|
答案正确
| < 1ms | 0K | Verilog | |
VL37 |
时钟分频(偶数)
|
2022-07-14
|
答案正确
| < 1ms | 0K | Verilog | |
234306 |
4bit超前进位加法器电路
|
2022-07-14
|
答案正确
| < 1ms | 0K | Verilog | |
234348 |
使用子模块实现三输入数的大小比较
|
2022-07-13
|
答案正确
| < 1ms | 0K | Verilog | |
234347 |
使用generate…for语句简化代码
|
2022-07-13
|
答案正确
| < 1ms | 0K | Verilog | |
234346 |
求两个数的差值
|
2022-07-13
|
答案正确
| < 1ms | 0K | Verilog | |
234345 |
多功能数据处理器
|
2022-07-13
|
答案正确
| < 1ms | 0K | Verilog | |
234333 |
位拆分与运算
|
2022-07-13
|
答案正确
| < 1ms | 0K | Verilog | |
234332 |
移位运算与乘法
|
2022-07-13
|
答案正确
| < 1ms | 0K | Verilog | |
234331 |
奇偶校验
|
2022-07-13
|
答案正确
| < 1ms | 0K | Verilog | |
234330 |
异步复位的串联T触发器
|
2022-07-13
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: