题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
235517 |
超前进位加法器
|
2023-04-09
|
答案正确
| < 1ms | 0K | Verilog | |
235517 |
超前进位加法器
|
2023-04-09
|
答案正确
| < 1ms | 0K | Verilog | |
235515 |
状态机与时钟分频
|
2023-04-09
|
答案正确
| < 1ms | 0K | Verilog | |
235515 |
状态机与时钟分频
|
2023-04-09
|
答案正确
| < 1ms | 0K | Verilog | |
235515 |
状态机与时钟分频
|
2023-04-09
|
答案正确
| < 1ms | 0K | Verilog | |
235513 |
时钟切换
|
2023-04-08
|
答案正确
| < 1ms | 0K | Verilog | |
235511 |
并串转换
|
2023-04-04
|
答案正确
| < 1ms | 0K | Verilog | |
VL26 |
含有无关项的序列检测
|
2022-09-13
|
答案正确
| < 1ms | 0K | Verilog | |
VL26 |
含有无关项的序列检测
|
2022-09-13
|
答案正确
| < 1ms | 0K | Verilog | |
VL25 |
输入序列连续的序列检测
|
2022-09-12
|
答案正确
| < 1ms | 0K | Verilog | |
234351 |
边沿检测
|
2022-09-11
|
答案正确
| < 1ms | 0K | Verilog | |
234351 |
边沿检测
|
2022-09-11
|
答案正确
| < 1ms | 0K | Verilog | |
234350 |
ROM的简单实现
|
2022-09-09
|
答案正确
| < 1ms | 0K | Verilog | |
234350 |
ROM的简单实现
|
2022-09-09
|
答案正确
| < 1ms | 0K | Verilog | |
234350 |
ROM的简单实现
|
2022-09-09
|
答案正确
| < 1ms | 0K | Verilog | |
234315 |
根据状态转移表实现时序电路
|
2022-09-06
|
答案正确
| < 1ms | 0K | Verilog | |
234316 |
根据状态转移图实现时序电路
|
2022-09-06
|
答案正确
| < 1ms | 0K | Verilog | |
234315 |
根据状态转移表实现时序电路
|
2022-09-06
|
答案正确
| < 1ms | 0K | Verilog | |
234316 |
根据状态转移图实现时序电路
|
2022-09-06
|
答案正确
| < 1ms | 0K | Verilog | |
234315 |
根据状态转移表实现时序电路
|
2022-09-05
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: