想去夏威夷的懒羊羊在迎接offer level
获赞
0
粉丝
0
关注
2
看过 TA
1
门头沟学院
2023
数字IC前端设计
IP属地:浙江
暂未填写个人简介
私信
关注
题号
题目
提交时间
状态
运行时间
占用内存
使用语言
题解
VL40
占空比50%的奇数分频
2022-10-10
答案正确
< 1ms
0K
Verilog
VL39
自动贩售机2
2022-10-10
答案正确
< 1ms
0K
Verilog
VL38
自动贩售机1
2022-10-10
答案正确
< 1ms
0K
Verilog
VL37
时钟分频(偶数)
2022-10-09
答案正确
< 1ms
0K
Verilog
VL36
状态机-重叠序列检测
2022-10-09
答案正确
< 1ms
0K
Verilog
VL35
状态机-非重叠的序列检测
2022-10-09
答案正确
< 1ms
0K
Verilog
VL34
整数倍数据位宽转换8to16
2022-10-09
答案正确
< 1ms
0K
Verilog
VL33
非整数倍数据位宽转换8to12
2022-10-09
答案正确
< 1ms
0K
Verilog
VL31
数据累加输出
2022-10-08
答案正确
< 1ms
0K
Verilog
VL30
数据串转并电路
2022-10-08
答案正确
< 1ms
0K
Verilog
VL28
输入序列不连续的序列检测
2022-10-07
答案正确
< 1ms
0K
Verilog
VL27
不重叠序列检测
2022-10-07
答案正确
< 1ms
0K
Verilog
234314
数据选择器实现逻辑电路
2022-09-28
答案正确
< 1ms
0K
Verilog
234312
使用3-8译码器①实现逻辑函数
2022-09-28
答案正确
< 1ms
0K
Verilog
234311
实现3-8译码器①
2022-09-28
答案正确
< 1ms
0K
Verilog
234313
用3-8译码器实现全减器
2022-09-28
答案正确
< 1ms
0K
Verilog
234310
使用8线-3线优先编码器Ⅰ实现16线-4线优先编码器
2022-09-28
答案正确
< 1ms
0K
Verilog
234309
优先编码器Ⅰ
2022-09-28
答案正确
< 1ms
0K
Verilog
234308
用优先编码器①实现键盘编码电路
2022-09-28
答案正确
< 1ms
0K
Verilog
234306
4bit超前进位加法器电路
2022-09-28
答案正确
< 1ms
0K
Verilog

创作者周榜

更多
关注他的用户也关注了:
牛客网
牛客网在线编程
牛客网题解
牛客企业服务