景嘉微 验证二面
1、core与中断控制器之间的时钟如何同步的
2、异步复位同步释放的原理和优势
3、亚稳态的本质,从触发器层面来看
3、如何将vip加入到一个项目中
4、关于RV:什么是MMU、双发射等等。
5、如何评估一个rvcpu的性能,功耗
6、用了多大的ILM和DLM,一个cache行是多大
7、TCM是什么
8、cache的作用,cache的机制,
9、AXI如何提前终止发射的指令
10、4K边界的本质,如果跨了边界会怎样,如何处理需要跨边界的场景
11、高速接口有哪些 #发面经攒人品#
        2、异步复位同步释放的原理和优势
3、亚稳态的本质,从触发器层面来看
3、如何将vip加入到一个项目中
4、关于RV:什么是MMU、双发射等等。
5、如何评估一个rvcpu的性能,功耗
6、用了多大的ILM和DLM,一个cache行是多大
7、TCM是什么
8、cache的作用,cache的机制,
9、AXI如何提前终止发射的指令
10、4K边界的本质,如果跨了边界会怎样,如何处理需要跨边界的场景
11、高速接口有哪些 #发面经攒人品#
全部评论 
 相关推荐
 查看4道真题和解析
查看4道真题和解析 点赞 评论 收藏   
分享
  点赞 评论 收藏   
分享
  
  博瑞集信 功放芯片研发初级工程师 25Kx12,第一年两个月年终 硕士985
 博瑞集信 功放芯片研发初级工程师 25Kx12,第一年两个月年终 硕士985  点赞 评论 收藏   
分享
  查看14道真题和解析
查看14道真题和解析 点赞 评论 收藏   
分享