题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
234316 |
根据状态转移图实现时序电路
|
2024-01-19
|
答案正确
| < 1ms | 0K | Verilog | |
234315 |
根据状态转移表实现时序电路
|
2024-01-19
|
答案正确
| < 1ms | 0K | Verilog | |
235523 |
十六进制计数器
|
2023-11-20
|
答案正确
| < 1ms | 0K | Verilog | |
VL53 |
单端口RAM
|
2023-11-20
|
答案正确
| < 1ms | 0K | Verilog | |
VL54 |
RAM的简单实现
|
2023-11-20
|
答案正确
| < 1ms | 0K | Verilog | |
VL54 |
RAM的简单实现
|
2023-11-20
|
答案正确
| < 1ms | 0K | Verilog | |
VL54 |
RAM的简单实现
|
2023-11-20
|
答案正确
| < 1ms | 0K | Verilog | |
VL53 |
单端口RAM
|
2023-11-20
|
答案正确
| < 1ms | 0K | Verilog | |
235511 |
并串转换
|
2023-11-19
|
答案正确
| < 1ms | 0K | Verilog | |
235497 |
序列发生器
|
2023-11-19
|
答案正确
| < 1ms | 0K | Verilog | |
235497 |
序列发生器
|
2023-11-19
|
答案正确
| < 1ms | 0K | Verilog | |
235499 |
根据RTL图编写Verilog程序
|
2023-11-18
|
答案正确
| < 1ms | 0K | Verilog | |
VL52 |
加减计数器
|
2023-11-18
|
答案正确
| < 1ms | 0K | Verilog | |
VL51 |
可置位计数器
|
2023-11-18
|
答案正确
| < 1ms | 0K | Verilog | |
VL50 |
简易秒表
|
2023-11-18
|
答案正确
| < 1ms | 0K | Verilog | |
VL42 |
无占空比要去的奇数分频
|
2023-11-17
|
答案正确
| < 1ms | 0K | Verilog | |
VL40 |
占空比50%的奇数分频
|
2023-11-17
|
答案正确
| < 1ms | 0K | Verilog | |
VL40 |
占空比50%的奇数分频
|
2023-11-17
|
答案正确
| < 1ms | 0K | Verilog | |
VL44 |
根据状态转移写状态机-二段式
|
2023-11-16
|
答案正确
| < 1ms | 0K | Verilog | |
VL43 |
根据状态转移写状态机-三段式
|
2023-11-16
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: