题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
NP7 |
小数化整数
|
2025-01-14
|
答案正确
| 23ms | 4648K | Python 3 | |
NP6 |
牛牛的小数输出
|
2025-01-12
|
答案正确
| 43ms | 4492K | Python 3 | |
NP6 |
牛牛的小数输出
|
2025-01-12
|
答案正确
| 33ms | 4616K | Python 3 | |
NP5 |
格式化输出(一)
|
2025-01-12
|
答案正确
| 22ms | 4540K | Python 3 | |
NP4 |
读入整数数字
|
2025-01-12
|
答案正确
| 22ms | 4520K | Python 3 | |
NP3 |
读入字符串
|
2025-01-12
|
答案正确
| 37ms | 4552K | Python 3 | |
NP2 |
多行输出
|
2025-01-12
|
答案正确
| 22ms | 4540K | Python 3 | |
NP1 |
Hello World!
|
2025-01-12
|
答案正确
| 29ms | 4464K | Python 3 | |
235511 |
并串转换
|
2022-08-31
|
答案正确
| < 1ms | 0K | Verilog | |
234310 |
使用8线-3线优先编码器Ⅰ实现16线-4线优先编码器
|
2022-08-09
|
答案正确
| < 1ms | 0K | Verilog | |
234309 |
优先编码器Ⅰ
|
2022-08-09
|
答案正确
| < 1ms | 0K | Verilog | |
234308 |
用优先编码器①实现键盘编码电路
|
2022-08-06
|
答案正确
| < 1ms | 0K | Verilog | |
234307 |
优先编码器电路①
|
2022-08-06
|
答案正确
| < 1ms | 0K | Verilog | |
234306 |
4bit超前进位加法器电路
|
2022-08-06
|
答案正确
| < 1ms | 0K | Verilog | |
234305 |
4位数值比较器电路
|
2022-03-26
|
答案正确
| < 1ms | 0K | Verilog | |
CC1 |
获取字符串长度
|
2022-03-21
|
答案正确
| 4ms | 468K | C++ | |
234349 |
使用函数实现数据大小端转换
|
2022-03-21
|
答案正确
| < 1ms | 0K | Verilog | |
234348 |
使用子模块实现三输入数的大小比较
|
2022-03-21
|
答案正确
| < 1ms | 0K | Verilog | |
234347 |
使用generate…for语句简化代码
|
2022-03-19
|
答案正确
| < 1ms | 0K | Verilog | |
234346 |
求两个数的差值
|
2022-03-18
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: