题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
|---|
VL26 |
含有无关项的序列检测
|
2025-10-19
|
答案正确
| < 1ms | 0K | Verilog | |
VL25 |
输入序列连续的序列检测
|
2025-10-19
|
答案正确
| < 1ms | 0K | Verilog | |
235497 |
序列发生器
|
2025-10-11
|
答案正确
| < 1ms | 0K | Verilog | |
235491 |
使用握手信号实现跨时钟域数据传输
|
2025-10-10
|
答案正确
| < 1ms | 0K | Verilog | |
235491 |
使用握手信号实现跨时钟域数据传输
|
2025-10-10
|
答案正确
| < 1ms | 0K | Verilog | |
235499 |
根据RTL图编写Verilog程序
|
2025-10-10
|
答案正确
| < 1ms | 0K | Verilog | |
235495 |
编写乘法器求解算法表达式
|
2025-10-09
|
答案正确
| < 1ms | 0K | Verilog | |
235503 |
任意奇数倍时钟分频
|
2025-10-09
|
答案正确
| < 1ms | 0K | Verilog | |
234351 |
边沿检测
|
2025-10-09
|
答案正确
| < 1ms | 0K | Verilog | |
234350 |
ROM的简单实现
|
2025-10-09
|
答案正确
| < 1ms | 0K | Verilog | |
234316 |
根据状态转移图实现时序电路
|
2025-10-09
|
答案正确
| < 1ms | 0K | Verilog | |
234315 |
根据状态转移表实现时序电路
|
2025-10-09
|
答案正确
| < 1ms | 0K | Verilog | |
235493 |
异步复位同步释放
|
2025-08-16
|
答案正确
| < 1ms | 0K | Verilog | |
235505 |
串行进位加法器
|
2025-08-12
|
答案正确
| < 1ms | 0K | Verilog | |
235505 |
串行进位加法器
|
2025-08-12
|
答案正确
| < 1ms | 0K | Verilog | |
235507 |
全加器
|
2025-08-12
|
答案正确
| < 1ms | 0K | Verilog | |
235519 |
乘法与位运算
|
2025-08-05
|
答案正确
| < 1ms | 0K | Verilog | |
235527 |
序列检测器(Moore型)
|
2025-08-05
|
答案正确
| < 1ms | 0K | Verilog | |
235509 |
脉冲同步器(快到慢)
|
2025-08-05
|
答案正确
| < 1ms | 0K | Verilog | |
235525 |
同步FIFO
|
2025-08-04
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: