题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
|---|
NP5 |
格式化输出(一)
|
2023-12-02
|
答案正确
| 29ms | 4548K | Python 3 | |
NP4 |
读入整数数字
|
2023-12-02
|
答案正确
| 29ms | 4600K | Python 3 | |
NP3 |
读入字符串
|
2023-12-02
|
答案正确
| 31ms | 4516K | Python 3 | |
NP2 |
多行输出
|
2023-12-02
|
答案正确
| 28ms | 4524K | Python 3 | |
NP1 |
Hello World!
|
2023-12-02
|
答案正确
| 31ms | 4548K | Python 3 | |
235527 |
序列检测器(Moore型)
|
2023-04-17
|
答案正确
| < 1ms | 0K | Verilog | |
VL45 |
异步FIFO
|
2023-04-17
|
答案正确
| < 1ms | 0K | Verilog | |
VL50 |
简易秒表
|
2023-04-14
|
答案正确
| < 1ms | 0K | Verilog | |
VL50 |
简易秒表
|
2023-04-14
|
答案正确
| < 1ms | 0K | Verilog | |
VL40 |
占空比50%的奇数分频
|
2023-04-13
|
答案正确
| < 1ms | 0K | Verilog | |
234309 |
优先编码器Ⅰ
|
2023-03-24
|
答案正确
| < 1ms | 0K | Verilog | |
234308 |
用优先编码器①实现键盘编码电路
|
2023-03-24
|
答案正确
| < 1ms | 0K | Verilog | |
234307 |
优先编码器电路①
|
2023-03-24
|
答案正确
| < 1ms | 0K | Verilog | |
234306 |
4bit超前进位加法器电路
|
2023-03-24
|
答案正确
| < 1ms | 0K | Verilog | |
234348 |
使用子模块实现三输入数的大小比较
|
2023-03-12
|
答案正确
| < 1ms | 0K | Verilog | |
234347 |
使用generate…for语句简化代码
|
2023-03-12
|
答案正确
| < 1ms | 0K | Verilog | |
234345 |
多功能数据处理器
|
2023-03-11
|
答案正确
| < 1ms | 0K | Verilog | |
234345 |
多功能数据处理器
|
2023-03-11
|
答案正确
| < 1ms | 0K | Verilog | |
234333 |
位拆分与运算
|
2023-03-11
|
答案正确
| < 1ms | 0K | Verilog | |
234333 |
位拆分与运算
|
2023-03-11
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: