1. 介绍Zynq芯片及Zynq核心板卡的构成?2. 跨时钟域处理有哪些常用办法?3. 绘制项目的整体硬件框图与程序流程框图,并加以详细介绍?4. 项目的电源树设计是怎样的?具体供电芯片的选型依据是什么?5. 简述上电时序与下电时序的设计要点?6. 高速信号设计中需要注意哪些事项?7. 等长规则的要求是什么?串扰的计算方式有哪些?8. 锁相环(PLL)的输出时钟频率如何确定?9. 锁相环(PLL)的核心构成部分有哪些?10. DDR的启动流程是什么?11. Zynq有哪些常用的通信方式?12. ADC的采样频率与采样精度是多少?选型时如何权衡?13. 运放的带宽增益积(GBW)是什么?对电路设计有何影响?14. 简述部分信号完整性(SI)与电源完整性(PI)的相关知识