我是独立硬件工程师,专注FPGA/Verilog RTL设计与仿真验证。可承接范围:BiSS-C / SPI / AXI等协议RTL实现EDA仿真验证(Icarus Verilog / ModelSim)时序分析、波形报告输出ZYNQ平台逻辑设计已完成项目:BiSS-C 2000Hz编码器解析,500us精准采集,仿真验证通过。远程交付,有GitHub案例可查看。接单请私信。本人是一名深耕集成电路架构与验证的独立研究员,专注于3D堆叠硬件安全架构及物理层逻辑锁定技术。精通 Verilog HDL 语言,拥有丰富的 RTL 级电路设计、功能仿真及验证经验。熟练使用 Icarus Verilog 12.0 与 EDA Playground 等主流工具进行全流程验证,曾实现多层堆叠结构下逻辑锁 100% 的测试用例通过率。项目名称:FanChaKou(反插口)芯片设计功能仿真验证突破该项目是我近期独立完成的“0到1”技术里程碑。项目核心在于构建一套高可靠性的硬件安全逻辑锁定机制,通过三层堆叠架构实现物理层的权限控制。在实施过程中,我独立完成了全套 RTL 代码编写与功能仿真,利用 Icarus Verilog 成功通过了 35 个关键测试用例。该项目不仅论证了物理逻辑锁在 3D 芯片中的可行性,其架构标准已在 GitHub 维护并具备极高的商业投资与技术落地价值。