兔子警官🐰 level
获赞
3
粉丝
1
关注
5
看过 TA
83
西安电子科技大学
2024
数字IC前端设计
IP属地:陕西
暂未填写个人简介
私信
关注
题号
题目
提交时间
状态
运行时间
占用内存
使用语言
题解
235507
全加器
2023-07-20
答案正确
< 1ms
0K
Verilog
235517
超前进位加法器
2023-07-20
答案正确
< 1ms
0K
Verilog
235517
超前进位加法器
2023-07-20
答案正确
< 1ms
0K
Verilog
235491
使用握手信号实现跨时钟域数据传输
2023-07-20
答案正确
< 1ms
0K
Verilog
235491
使用握手信号实现跨时钟域数据传输
2023-07-20
答案正确
< 1ms
0K
Verilog
235491
使用握手信号实现跨时钟域数据传输
2023-07-20
答案正确
< 1ms
0K
Verilog
235491
使用握手信号实现跨时钟域数据传输
2023-07-20
答案正确
< 1ms
0K
Verilog
VL51
可置位计数器
2023-07-20
答案正确
< 1ms
0K
Verilog
VL52
加减计数器
2023-07-17
答案正确
< 1ms
0K
Verilog
VL51
可置位计数器
2023-07-17
答案正确
< 1ms
0K
Verilog
VL51
可置位计数器
2023-07-17
答案正确
< 1ms
0K
Verilog
VL50
简易秒表
2023-07-17
答案正确
< 1ms
0K
Verilog
VL50
简易秒表
2023-07-17
答案正确
< 1ms
0K
Verilog
VL50
简易秒表
2023-07-17
答案正确
< 1ms
0K
Verilog
VL50
简易秒表
2023-07-17
答案正确
< 1ms
0K
Verilog
VL45
异步FIFO
2023-07-17
答案正确
< 1ms
0K
Verilog
VL40
占空比50%的奇数分频
2023-07-17
答案正确
< 1ms
0K
Verilog
VL40
占空比50%的奇数分频
2023-07-17
答案正确
< 1ms
0K
Verilog
VL33
非整数倍数据位宽转换8to12
2023-07-17
答案正确
< 1ms
0K
Verilog
VL32
非整数倍数据位宽转换24to128
2023-07-17
答案正确
< 1ms
0K
Verilog

创作者周榜

更多
关注他的用户也关注了:
牛客网
牛客网在线编程
牛客网题解
牛客企业服务