题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
|---|
235491 |
使用握手信号实现跨时钟域数据传输
|
2023-07-03
|
答案正确
| < 1ms | 0K | Verilog | |
235499 |
根据RTL图编写Verilog程序
|
2023-06-30
|
答案正确
| < 1ms | 0K | Verilog | |
235499 |
根据RTL图编写Verilog程序
|
2023-06-30
|
答案正确
| < 1ms | 0K | Verilog | |
VL46 |
同步FIFO
|
2022-11-16
|
答案正确
| < 1ms | 0K | Verilog | |
VL40 |
占空比50%的奇数分频
|
2022-11-14
|
答案正确
| < 1ms | 0K | Verilog | |
VL37 |
时钟分频(偶数)
|
2022-11-13
|
答案正确
| < 1ms | 0K | Verilog | |
VL36 |
状态机-重叠序列检测
|
2022-11-13
|
答案正确
| < 1ms | 0K | Verilog | |
VL35 |
状态机-非重叠的序列检测
|
2022-11-13
|
答案正确
| < 1ms | 0K | Verilog | |
VL35 |
状态机-非重叠的序列检测
|
2022-11-13
|
答案正确
| < 1ms | 0K | Verilog | |
VL35 |
状态机-非重叠的序列检测
|
2022-11-13
|
答案正确
| < 1ms | 0K | Verilog | |
VL30 |
数据串转并电路
|
2022-11-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL30 |
数据串转并电路
|
2022-11-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL52 |
加减计数器
|
2022-11-10
|
答案正确
| < 1ms | 0K | Verilog | |
VL51 |
可置位计数器
|
2022-11-10
|
答案正确
| < 1ms | 0K | Verilog | |
VL50 |
简易秒表
|
2022-11-10
|
答案正确
| < 1ms | 0K | Verilog | |
VL54 |
RAM的简单实现
|
2022-11-10
|
答案正确
| < 1ms | 0K | Verilog | |
VL53 |
单端口RAM
|
2022-11-09
|
答案正确
| < 1ms | 0K | Verilog | |
VL39 |
自动贩售机2
|
2022-11-09
|
答案正确
| < 1ms | 0K | Verilog | |
VL38 |
自动贩售机1
|
2022-11-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL26 |
含有无关项的序列检测
|
2022-11-03
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: