题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
|---|
VL26 |
含有无关项的序列检测
|
2025-09-25
|
答案正确
| < 1ms | 0K | Verilog | |
VL25 |
输入序列连续的序列检测
|
2025-09-25
|
答案正确
| < 1ms | 0K | Verilog | |
VL25 |
输入序列连续的序列检测
|
2025-09-25
|
答案正确
| < 1ms | 0K | Verilog | |
235509 |
脉冲同步器(快到慢)
|
2025-04-22
|
答案正确
| < 1ms | 0K | Verilog | |
235513 |
时钟切换
|
2025-04-22
|
答案正确
| < 1ms | 0K | Verilog | |
VP2 |
冲击offer的牛牛
|
2025-04-13
|
答案正确
| 24ms | 4516K | Python 3 | |
VP1 |
牛牛最喜欢的语言
|
2025-04-13
|
答案正确
| 22ms | 4512K | Python 3 | |
235493 |
异步复位同步释放
|
2025-04-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL40 |
占空比50%的奇数分频
|
2025-04-12
|
答案正确
| < 1ms | 0K | Verilog | |
235513 |
时钟切换
|
2025-04-12
|
答案正确
| < 1ms | 0K | Verilog | |
235511 |
并串转换
|
2025-04-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL40 |
占空比50%的奇数分频
|
2025-04-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL40 |
占空比50%的奇数分频
|
2025-04-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL33 |
非整数倍数据位宽转换8to12
|
2025-04-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL32 |
非整数倍数据位宽转换24to128
|
2025-04-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL31 |
数据累加输出
|
2025-04-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL30 |
数据串转并电路
|
2025-04-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL30 |
数据串转并电路
|
2025-04-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL28 |
输入序列不连续的序列检测
|
2025-04-12
|
答案正确
| < 1ms | 0K | Verilog | |
234308 |
用优先编码器①实现键盘编码电路
|
2025-04-12
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: