题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
|---|
235511 |
并串转换
|
2023-03-23
|
答案正确
| < 1ms | 0K | Verilog | |
235507 |
全加器
|
2023-03-23
|
答案正确
| < 1ms | 0K | Verilog | |
235501 |
求最小公倍数
|
2023-03-23
|
答案正确
| < 1ms | 0K | Verilog | |
235511 |
并串转换
|
2023-03-21
|
答案正确
| < 1ms | 0K | Verilog | |
235513 |
时钟切换
|
2023-03-21
|
答案正确
| < 1ms | 0K | Verilog | |
235525 |
同步FIFO
|
2023-03-21
|
答案正确
| < 1ms | 0K | Verilog | |
235511 |
并串转换
|
2023-03-20
|
答案正确
| < 1ms | 0K | Verilog | |
235515 |
状态机与时钟分频
|
2023-03-20
|
答案正确
| < 1ms | 0K | Verilog | |
235517 |
超前进位加法器
|
2023-03-20
|
答案正确
| < 1ms | 0K | Verilog | |
235523 |
十六进制计数器
|
2023-03-20
|
答案正确
| < 1ms | 0K | Verilog | |
235491 |
使用握手信号实现跨时钟域数据传输
|
2023-03-20
|
答案正确
| < 1ms | 0K | Verilog | |
234313 |
用3-8译码器实现全减器
|
2023-03-18
|
答案正确
| < 1ms | 0K | Verilog | |
234310 |
使用8线-3线优先编码器Ⅰ实现16线-4线优先编码器
|
2023-03-18
|
答案正确
| < 1ms | 0K | Verilog | |
234309 |
优先编码器Ⅰ
|
2023-03-18
|
答案正确
| < 1ms | 0K | Verilog | |
235499 |
根据RTL图编写Verilog程序
|
2023-03-17
|
答案正确
| < 1ms | 0K | Verilog | |
234308 |
用优先编码器①实现键盘编码电路
|
2023-03-17
|
答案正确
| < 1ms | 0K | Verilog | |
234308 |
用优先编码器①实现键盘编码电路
|
2023-03-17
|
答案正确
| < 1ms | 0K | Verilog | |
234307 |
优先编码器电路①
|
2023-03-17
|
答案正确
| < 1ms | 0K | Verilog | |
234306 |
4bit超前进位加法器电路
|
2023-03-17
|
答案正确
| < 1ms | 0K | Verilog | |
234305 |
4位数值比较器电路
|
2023-03-17
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: