会员标识 avatar-decorate
未知的奇迹 level
获赞
5
粉丝
2
关注
12
看过 TA
27
北京航空航天大学
2026
FPGA工程师
IP属地:北京
暂未填写个人简介
私信
关注
题号
题目
提交时间
状态
运行时间
占用内存
使用语言
题解
235527
序列检测器(Moore型)
2025-10-21
答案正确
< 1ms
0K
Verilog
235509
脉冲同步器(快到慢)
2025-10-21
答案正确
< 1ms
0K
Verilog
235513
时钟切换
2025-10-19
答案正确
< 1ms
0K
Verilog
235511
并串转换
2025-10-19
答案正确
< 1ms
0K
Verilog
VL45
异步FIFO
2025-09-14
答案正确
< 1ms
0K
Verilog
VL46
同步FIFO
2025-09-14
答案正确
< 1ms
0K
Verilog
VL42
无占空比要去的奇数分频
2025-09-14
答案正确
< 1ms
0K
Verilog
VL37
时钟分频(偶数)
2025-09-14
答案正确
< 1ms
0K
Verilog
VL40
占空比50%的奇数分频
2025-09-08
答案正确
< 1ms
0K
Verilog
VL28
输入序列不连续的序列检测
2025-09-08
答案正确
< 1ms
0K
Verilog
VL28
输入序列不连续的序列检测
2025-09-08
答案正确
< 1ms
0K
Verilog
VL27
不重叠序列检测
2025-09-08
答案正确
< 1ms
0K
Verilog
VL26
含有无关项的序列检测
2025-09-08
答案正确
< 1ms
0K
Verilog
VL25
输入序列连续的序列检测
2025-09-07
答案正确
< 1ms
0K
Verilog
234309
优先编码器Ⅰ
2025-04-05
答案正确
< 1ms
0K
Verilog
234308
用优先编码器①实现键盘编码电路
2025-04-05
答案正确
< 1ms
0K
Verilog
234308
用优先编码器①实现键盘编码电路
2025-04-05
答案正确
< 1ms
0K
Verilog
234307
优先编码器电路①
2025-04-01
答案正确
< 1ms
0K
Verilog
234316
根据状态转移图实现时序电路
2025-04-01
答案正确
< 1ms
0K
Verilog
234316
根据状态转移图实现时序电路
2025-04-01
答案正确
< 1ms
0K
Verilog

创作者周榜

更多
关注他的用户也关注了:
牛客网
牛客网在线编程
牛客网题解
牛客企业服务