XP980613 level
获赞
3
粉丝
2
关注
4
看过 TA
54
中国石油大学(北京)
2023
FPGA工程师
IP属地:北京
暂未填写个人简介
私信
关注
题号
题目
提交时间
状态
运行时间
占用内存
使用语言
题解
235513
时钟切换
2023-01-18
答案正确
< 1ms
0K
Verilog
VL33
非整数倍数据位宽转换8to12
2022-11-30
答案正确
< 1ms
0K
Verilog
VL32
非整数倍数据位宽转换24to128
2022-11-30
答案正确
< 1ms
0K
Verilog
VL32
非整数倍数据位宽转换24to128
2022-11-30
答案正确
< 1ms
0K
Verilog
VL31
数据累加输出
2022-11-30
答案正确
< 1ms
0K
Verilog
VL30
数据串转并电路
2022-11-30
答案正确
< 1ms
0K
Verilog
VL28
输入序列不连续的序列检测
2022-11-30
答案正确
< 1ms
0K
Verilog
VL25
输入序列连续的序列检测
2022-11-30
答案正确
< 1ms
0K
Verilog
VL27
不重叠序列检测
2022-11-30
答案正确
< 1ms
0K
Verilog
VL26
含有无关项的序列检测
2022-11-30
答案正确
< 1ms
0K
Verilog
VL25
输入序列连续的序列检测
2022-11-30
答案正确
< 1ms
0K
Verilog
234351
边沿检测
2022-11-29
答案正确
< 1ms
0K
Verilog
234350
ROM的简单实现
2022-11-29
答案正确
< 1ms
0K
Verilog
234316
根据状态转移图实现时序电路
2022-11-29
答案正确
< 1ms
0K
Verilog
234315
根据状态转移表实现时序电路
2022-11-29
答案正确
< 1ms
0K
Verilog
234313
用3-8译码器实现全减器
2022-11-29
答案正确
< 1ms
0K
Verilog
234310
使用8线-3线优先编码器Ⅰ实现16线-4线优先编码器
2022-11-29
答案正确
< 1ms
0K
Verilog
234309
优先编码器Ⅰ
2022-11-29
答案正确
< 1ms
0K
Verilog
234307
优先编码器电路①
2022-11-29
答案正确
< 1ms
0K
Verilog
234306
4bit超前进位加法器电路
2022-11-29
答案正确
< 1ms
0K
Verilog

创作者周榜

更多
关注他的用户也关注了:
牛客网
牛客网在线编程
牛客网题解
牛客企业服务