题目 题型
逻辑函数 的两种标准形式分别为() 、() 。 填空
将 2012 个“ 1 ”异或起来得到的结果是() 。 填空
半导体存储器的结构主要包含三个部分,分别是() 、() 、() 。 填空
8 位 D/A 转换器当输入数字量 10000000 为 5v 。若只有最低位为高电平,则输出电压为() v ;当输入为 10001000 ,则输出电压为() v 。 填空
就逐次逼近型和双积分型两种 A/D 转换器而言,() 的抗干扰能力强,() 的转换速度快。 填空
由 555 定时器构成的三种电路中,() 和() 是脉冲的整形电路。 填空
与 PAL 相比, GAL 器件有可编程的输出结构,它是通过对() 进行编程设定其() 的工作模式来实现的,而且由于采用了() 的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活 。 填空
与 PAL 相比, GAL 器件有可编程的输出结构,它是通过对() 进行编程设定其() 的工作模式来实现的,而且由于采用了() 的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活 。 填空
与 PAL 相比, GAL 器件有可编程的输出结构,它是通过对() 进行编程设定其() 的工作模式来实现的,而且由于采用了() 的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活 。 填空
将逻辑函数 P=AB+AC 写成“与或非”表达式,并用“集电极开路与非门”来实现。 问答
图 1 、 2 中电路均由 CMOS 门电路构成,写出 P 、 Q 的表达式,并画出对应 A 、 B 、 C 的 P 、 Q 波形。 问答
分析图 3 所示电路: 问答
设计“一位十进制数”的四舍五入电路(采用 8421BCD 码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。 问答
设计“一位十进制数”的四舍五入电路(采用 8421BCD 码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。 问答
已知电路及 CP 、 A 的波形如图 4(a) (b) 所示,设触发器的初态均为“ 0 ”,试画出输出端 B 和 C 的波形。 问答
已知电路及 CP 、 A 的波形如图 4(a) (b) 所示,设触发器的初态均为“ 0 ”,试画出输出端 B 和 C 的波形。 问答
<已知电路及 CP 、 A 的波形如图 4(a) (b) 所示,设触发器的初态均为“ 0 ”,试画出输出端 B 和 C 的波形。 问答
用 T 触发器和异或门构成的某种电路如图 5(a) 所示,在示波器上观察到波形如图 5(b) 所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明 T 的取值。 问答
图 6 所示是 16*4 位 ROM 和同步十六进制加法计数器 74LS161 组成的脉冲分频电路。 ROM 中的数据见表 1 所示。试画出在 CP 信号连续作用下的 D3 、 D2 、 D1 、 D0 输出的电压波形,并说明它们和 CP 信号频率之比。 问答
图 6 所示是 16*4 位 ROM 和同步十六进制加法计数器 74LS161 组成的脉冲分频电路。 ROM 中的数据见表 1 所示。试画出在 CP 信号连续作用下的 D3 、 D2 、 D1 、 D0 输出的电压波形,并说明它们和 CP 信号频率之比。 问答