题目 题型
组合逻辑电路产生竞争冒险的内因是 (); 填空
三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为 () ; 填空
三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为 () ; 填空
回答问题 填空
RAM 的扩展可分为()、 () 扩展两种; 填空
PAL 是 () 可编程,EPROM是 () 可编程; 填空
PAL 是 () 可编程,EPROM是 () 可编程; 填空
GAL 中的OLMC可组态为专用输入、 () 、寄存反馈输出等几种工作模式; 填空
四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为 () V。 填空
写出图 1 中各逻辑电路的输出逻辑表达式。 问答
由四位并行进位全加器 74LS283 构成图 2 所示: 问答
试画出图 3 在 CP 脉冲作用下 Q1,Q2,Y 对应的电压波形。 问答
由可擦可编程只读存储器 EPROM2716 构成的应用电路如图所示。 问答
由同步十进制加法计数器 74LS160 构成一数字系统如图所示,假设计数器的初态为 0, 测得组合逻辑电路的真值表如下所示: 问答
时序 PLA 电路如图所示: 问答
如图 1 所示, A=0 时, Y= () ; A=1 , B=0 时, Y=() ; 填空
, Y 的最简与或式为 () ; 填空
如图 2 所示为 TTL 的 TSL 门电路, EN=0 时, Y 为 () , EN=1 时, Y=() ; 填空
发器按逻辑功能可分为 RSF 、 JKF 、 () 、 () 和 DF ; 填空
四位二进制减法计数器的初始状态为 0011 ,四个 CP 脉冲后它的状态为 () ; 填空