题解 | #并串转换#

并串转换

https://www.nowcoder.com/practice/296e1060c1734cf0a450ea58dd09d36c

`timescale 1ns/1ns
module huawei5(
	input wire clk  ,
	input wire rst  ,
	input wire [3:0]d ,
	output wire valid_in ,
	output wire dout
	);

//*************code***********//
logic [1:0] cnt;
always @(posedge clk or negedge rst) begin
  if(!rst) begin
	cnt <= 'd0;
  end
  else begin
	cnt <= cnt +'d1;
  end
end

logic valid;
always @(posedge clk or negedge rst) begin
  if(!rst) begin
	valid <= 'd0;
  end
  else if(cnt == 'd3)begin
	valid <= 'd1;
  end
  else begin
	valid <= 'd0;
  end
end

logic [3:0] dout_r;
always @(posedge clk or negedge rst) begin
  if(!rst) begin
	dout_r <= 'd0;
  end
  else if(cnt == 'd3)begin
	dout_r <= d;
  end
  else begin
	dout_r <= (dout_r <<1);
  end
end

assign valid_in = valid;
assign dout = dout_r[3];

//*************code***********//

endmodule

认真分析时序关系,valid_in在每次cnt==3的时候拉高,d_r在每次cnt为3的时候保存,之后每个时钟左移移位。

dout位d_r的最高位。

全部评论

相关推荐

05-07 17:58
门头沟学院 Java
wuwuwuoow:1.简历字体有些怪怪的,用啥写的? 2.Redis 一主二从为什么能解决双写一致性? 3.乐观锁指的是 SQL 层面的库存判断?比如 stock > 0。个人认为这种不算乐观锁,更像是乐观锁的思想,写 SQL 避免不了悲观锁的 4.奖项证书如果不是 ACM,说实话没什么必要写 5.逻辑过期时间为什么能解决缓存击穿问题?逻辑过期指的是什么 其实也没什么多大要改的。海投吧
点赞 评论 收藏
分享
评论
点赞
收藏
分享

创作者周榜

更多
牛客网
牛客企业服务