IC验证学霸笔记2——Verilog基本语法之条件语句(五)
条件语句分为两种:if...else语句和case语句
它们都是顺序语句,应该放在“always”块内;
if...else语句有3中形式:
其中,表达式为逻辑表达式或关系表达式,或一位的变量
若表达的值为0或者z,则判定的结果为假,若为1,则加过为真

功能:当某个(控制)信号取不同的值时,给另一个(输出)信号赋不同的值。常用于多条件译码电路(如译码器,数据选择器,状态机,微处理器)
case语句有三种不同形式:case,casez,casex
说明:
其中“敏感表达式”有称为“控制表达式”,通常表示为控制信号的某些位。
值1—值n称为分支表达式,用控制信号的具体状态值表示,因此有分为常量表达式。
default项可有可无,一个case语句中只有一个default项;
值1—值n必须互不相同,否则矛盾;
值1—值n的位宽必须相等,且与控制表达式的位宽相同。
casez与casex语句:
应列出所有条件分支,否则当条件不满足时,编译器会生成一个锁存器保持原值;
这一点可用于设计时序电路,如计数器:条件满足时加1,否则保持原值不变;
在组合电路设计中,应避免生成隐含的锁存器,有效的方法是在if语句最后写上else,在case语句最后写上default项。
#不去互联网还可以去硬件行业##做项目##芯片设计工程师##芯片IC验证工程师##你为什么选择硬件行业#
它们都是顺序语句,应该放在“always”块内;
if...else
判定给出的条件是否满足,根据判定的结果(真或假)决定执行给出的两种操作之一。if...else语句有3中形式:
其中,表达式为逻辑表达式或关系表达式,或一位的变量
若表达的值为0或者z,则判定的结果为假,若为1,则加过为真
语句分为单句,也可分为多句;多句一定用“begin...end”语句括起来,形成一个符合块语句
允许一定形式的表达式简写方式,如:
if(expression) 等同于if(expression ==1)
if(!expression) 等同于if(expression!=1)
if 语句可以嵌套
若if和else的数目不一样,要使用“begin..end”语句来确定if于else的配对关系。
if(expression) 等同于if(expression ==1)
if(!expression) 等同于if(expression!=1)
if 语句可以嵌套
若if和else的数目不一样,要使用“begin..end”语句来确定if于else的配对关系。
case语句
当敏感表达式取不同的值时,执行不同的语句;功能:当某个(控制)信号取不同的值时,给另一个(输出)信号赋不同的值。常用于多条件译码电路(如译码器,数据选择器,状态机,微处理器)
case语句有三种不同形式:case,casez,casex
说明:
其中“敏感表达式”有称为“控制表达式”,通常表示为控制信号的某些位。
值1—值n称为分支表达式,用控制信号的具体状态值表示,因此有分为常量表达式。
default项可有可无,一个case语句中只有一个default项;
值1—值n必须互不相同,否则矛盾;
值1—值n的位宽必须相等,且与控制表达式的位宽相同。
casez与casex语句:
使用条件语句的注意事项:
应列出所有条件分支,否则当条件不满足时,编译器会生成一个锁存器保持原值;
这一点可用于设计时序电路,如计数器:条件满足时加1,否则保持原值不变;
在组合电路设计中,应避免生成隐含的锁存器,有效的方法是在if语句最后写上else,在case语句最后写上default项。
注:优秀验证学员随堂笔记,已经征求到学生的同意,会持续给牛友们分享!
大家看完记得 一键三连!多多支持

