题解 | #脉冲同步器(快到慢)#

脉冲同步器(快到慢)

http://www.nowcoder.com/practice/9f7c92635b5f49579e8e38fd8c8450d7

上图中最左端的数据选择器和寄存器,组成了快时钟域下的翻转电路;中间的两个寄存器是两级同步器;最后一个寄存器和异或门组成边沿检测电路。

根据电路设计,Verilog代码描述如下:

reg     Q_sig_a;
always @(posedge clka or negedge rst_n) begin
    if(~rst_n) begin
        Q_sig_a <= 'd0;
    end 
    else if(sig_a)begin
        Q_sig_a <= ~Q_sig_a;
    end
    else if(~sig_a)begin
        Q_sig_a <= Q_sig_a;
    end
end
reg     Q_buff0;
reg     Q_buff1;
always @(posedge clkb or negedge rst_n) begin 
    if(~rst_n) begin
        Q_buff0 <= 'd0;
        Q_buff1 <= 'd0;
    end 
    else begin
        Q_buff0 <= Q_sig_a;
        Q_buff1 <= Q_buff0;
    end
end
reg     Q_slow;
always @(posedge clkb or negedge rst_n) begin
    if(~rst_n) begin
        Q_slow <= 'd0;
    end 
    else begin
        Q_slow <= Q_buff1;
    end
end

assign sig_b = Q_buff1 ^ Q_slow;

仿真结果



参考答案
`timescale 100ps/100ps

module pulse_detect(
	input 				clka	, 
	input 				clkb	,   
	input 				rst_n		,
	input				sig_a		,

	output  		 	sig_b
);
reg		Q_sig_a;
always @(posedge clka or negedge rst_n) begin
	if(~rst_n) begin
		Q_sig_a <= 'd0;
	end 
	else if(sig_a)begin
		Q_sig_a <= ~Q_sig_a;
	end
	else if(~sig_a)begin
		Q_sig_a <= Q_sig_a;
	end
end
reg 	Q_buff0;
reg 	Q_buff1;
always @(posedge clkb or negedge rst_n) begin 
	if(~rst_n) begin
		Q_buff0 <= 'd0;
		Q_buff1 <= 'd0;
	end 
	else begin
		Q_buff0 <= Q_sig_a;
		Q_buff1 <= Q_buff0;
	end
end
reg		Q_slow;
always @(posedge clkb or negedge rst_n) begin
	if(~rst_n) begin
		Q_slow <= 'd0;
	end 
	else begin
		Q_slow <= Q_buff1;
	end
end

assign sig_b = Q_buff1 ^ Q_slow;

endmodule


如果关于此次题单有问题或者反馈意见,欢迎加入牛客用户反馈群沟通~

全部评论
感谢分享 以下引自题解:https://blog.nowcoder.net/n/d732501e42804fe5a97fe10c4f46a949?f=comment 1.在clka时钟域中将flag变成trig (原高频脉冲无法被低频采样信号正确采集) 2.将trig_a同步到clkb时钟区域,通常是打两拍 3.在clkb时钟里面将同步后的trig_b信号转化为flag_b,常用组合异或逻辑,得到sig_b
1 回复 分享
发布于 2022-08-11 11:58

相关推荐

02-14 07:38
已编辑
门头沟学院 Java
2.4&nbsp;一面2.6&nbsp;二面2.9&nbsp;三面(hr面)2.13&nbsp;oc1.15号收到面试电话那会就开始准备,因为一开始没底所以选择推迟一段时间面试,之后开始准备八股,准备实习可能会问的东西,这期间hot100过了有六七遍,真的是做吐了快,八股也是背了忘,忘了背,面经也看了很多,虽然最后用上的只有几道题,可是谁知道会问什么呢自从大二上开始学java以来,一路走来真的太痛了,一开始做外卖,点评,学微服务,大二下五六月时,开始投简历,哎,投了一千份了无音讯,开始怀疑自己(虽然能力确实很一般),后来去到一家小小厂,但是并不能学到什么东西,而且很多东西都很不规范,没待多久便离开,大二暑假基本上摆烂很怀疑自己,大三上因为某些原因开始继续学,期间也受到一俩个中小厂的offer,不过学校不知道为啥又不允许中小厂实习只允许大厂加上待遇不太好所以也没去,感觉自己后端能力很一般,于是便打算转战测开,学习了一些比较简单的测试理论(没有很深入的学),然后十二月又开始继续投,java和测开都投,不过好像并没有几个面试,有点打击不过并没有放弃心里还是想争一口气,一月初因为学校事比较多加上考试便有几天没有继续投,10号放假后便继续,想着放假应该很多人辞职可能机会大一点,直到接到字节的面试,心里挺激动的,总算有大厂面试了,虽然很开心,但同时压力也很大,心里真的很想很想很想进,一面前几天晚上都睡不好觉,基本上都是二三点睡六七点醒了,好在幸运终于眷顾我一次了(可能是之前太痛了),一面三十几分钟结束,问的都不太难,而且面试官人挺好但是有些问题问的很刁钻问到了测试的一些思想并不是理论,我不太了解这方面,但是也会给我讲一讲他的理解,但是面完很伤心觉得自己要挂了。但是幸运的是一面过了(感谢面试官),两天后二面,问的同样不算难,手撕也比较简单,但也有一两个没答出来,面试官人很好并没有追问,因为是周五进行的二面,没有立即出结果,等到周一才通知到过了,很煎熬的两天,根本睡不好,好在下周一终于通知二面过了(感谢面试官),然后约第二天三面,听别的字节同学说hr面基本上是谈薪资了,但是我的并不是,hr还问了业务相关的问题,不过问的比较浅,hr还问我好像比较紧张,而且hr明确说了还要比较一下,我说我有几家的面试都拒了就在等字节的面试(当然紧张,紧张到爆了要),三面完后就开始等结果,这几天干啥都没什么劲,等的好煎熬,终于13号下午接到了电话通知oc了,正式邮件也同时发了,接到以后真的不敢信,很激动但更重要的是可以松一口气了,可以安心的休息一下了终于可以带着个好消息过年了,找实习也可以稍微告一段落了,虽然本人很菜,但是感谢字节收留,成为忠诚的节孝子了因为问的比较简单,面经就挑几个记得的写一下一面:1.实习项目的难点说一下2.针对抖音评论设计一下测试用例3.手撕:合并两个有序数组二面:1.为什么转测开2.线程进程区别,什么场景适合用哪个3.发送一个朋友圈,从发出到别人看到,从数据流转的角度说一下会经历哪些过程4.针对抖音刷到广告视频设计测试用例5.手撕:无重复字符的最长字串
查看8道真题和解析
点赞 评论 收藏
分享
评论
11
2
分享

创作者周榜

更多
牛客网
牛客网在线编程
牛客网题解
牛客企业服务