首页
题库
面试
求职
学习
竞赛
More+
所有博客
搜索面经/职位/试题/公司
搜索
我要招人
去企业版
登录 / 注册
首页
>
试题广场
>
RAM可分为DRAM和SRAM,两者相比,SRAM的优点为(
[单选题]
RAM可分为DRAM和SRAM,两者相比,SRAM的优点为( )
生产成本更低
结构较简单,集成度高
存取速度更快
可用作大容量存储器
查看正确选项
添加笔记
求解答(3)
邀请回答
收藏(135)
分享
纠错
1个回答
添加回答
7
勇敢粥粥不怕困难
SRAM:静态随机存储器
DRAM:动态随机存储器
SRAM
组成:采用锁存器作为记忆单元,用静态存储单元构成的存储器成为静态存储器,通常有NMOS和COMS两种。
优点:
1.数据由锁存器记忆,不需要另设电路定期刷新。
2.存取速度很快(SRAM采用了与制作CPU相同的半导体工艺)。
缺点:
1.所有元件较多,集成度比DRAM低。
2.功耗较大。
3.体积较大,制造成本比DRAM高。
DRAM
组成:采用MOS管的栅电容(分布电容)来存储数据,用动态存储单元构成的储存器称为动态存储器。
优点:所用元件少,集成度高,功耗低,便于大规模集成
缺点:
1.需要定期刷新,外围电路比较复杂
2.刷新器件不能进行读写操作,使有效利用时间受到限制
刷新方式:
1.集中刷新:在规定的一个刷新周期内,对全部存储单元集中一段时间进行逐步刷新,此刻必须停止读/写操作
2.分散刷新:指对每行存储单元的刷新分散到每个存储周期内完成
3.异步刷新:是集中刷新和分散刷新的结合
————————————————
版权声明:本文为CSDN博主「马志高」的原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接及本声明。
原文链接:
https://blog.csdn.net/qq_44943193/article/details/120477213
发表于 2022-03-17 09:14:24
回复(0)
这道题你会答吗?花几分钟告诉大家答案吧!
提交观点
问题信息
FPGA/CPLD
难度:
1条回答
135收藏
233浏览
热门推荐
相关试题
Quartus II 是...
FPGA/CPLD
评论
(7)
成为IEEE标准的HDL有( &n...
FPGA/CPLD
评论
(2)
片上系统(SoC)也称为系统级芯片...
FPGA/CPLD
评论
(9)
下列哪些是移动网常采用的抗干扰技术?()
移动通信原理(2G、3G)
移动通信
评论
(1)
Adam优化器,BN的作用,为什么...
评论
(1)
扫描二维码,关注牛客网
意见反馈
下载牛客APP,随时随地刷题