牛客997768814号 level
获赞
0
粉丝
1
关注
0
看过 TA
4
哈尔滨工业大学
2026
FPGA工程师
IP属地:黑龙江
暂未填写个人简介
私信
关注
题号
题目
提交时间
状态
运行时间
占用内存
使用语言
题解
VL28
输入序列不连续的序列检测
2025-09-23
答案正确
< 1ms
0K
Verilog
VL27
不重叠序列检测
2025-09-23
答案正确
< 1ms
0K
Verilog
VL26
含有无关项的序列检测
2025-09-23
答案正确
< 1ms
0K
Verilog
VL25
输入序列连续的序列检测
2025-09-23
答案正确
< 1ms
0K
Verilog
235521
自动售卖机
2025-09-23
答案正确
< 1ms
0K
Verilog
235497
序列发生器
2025-09-23
答案正确
< 1ms
0K
Verilog
235523
十六进制计数器
2025-09-22
答案正确
< 1ms
0K
Verilog
235513
时钟切换
2025-09-22
答案正确
< 1ms
0K
Verilog
VL40
占空比50%的奇数分频
2025-09-22
答案正确
< 1ms
0K
Verilog
235511
并串转换
2025-09-22
答案正确
< 1ms
0K
Verilog
VL37
时钟分频(偶数)
2025-09-22
答案正确
< 1ms
0K
Verilog
VL57
交通灯
2025-09-19
答案正确
< 1ms
0K
Verilog
235521
自动售卖机
2025-09-03
答案正确
< 1ms
0K
Verilog
235497
序列发生器
2025-09-03
答案正确
< 1ms
0K
Verilog
235497
序列发生器
2025-09-03
答案正确
< 1ms
0K
Verilog
VL45
异步FIFO
2025-08-30
答案正确
< 1ms
0K
Verilog
235491
使用握手信号实现跨时钟域数据传输
2025-08-24
答案正确
< 1ms
0K
Verilog
235491
使用握手信号实现跨时钟域数据传输
2025-08-24
答案正确
< 1ms
0K
Verilog
235491
使用握手信号实现跨时钟域数据传输
2025-08-24
答案正确
< 1ms
0K
Verilog
VL40
占空比50%的奇数分频
2025-04-28
答案正确
< 1ms
0K
Verilog

创作者周榜

更多
关注他的用户也关注了:
牛客网
牛客网在线编程
牛客网题解
牛客企业服务