题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
VL31 |
数据累加输出
|
2024-04-25
|
答案正确
| < 1ms | 0K | Verilog | |
VL31 |
数据累加输出
|
2024-04-19
|
答案正确
| < 1ms | 0K | Verilog | |
VL45 |
异步FIFO
|
2024-04-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL45 |
异步FIFO
|
2024-04-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL43 |
根据状态转移写状态机-三段式
|
2024-04-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL40 |
占空比50%的奇数分频
|
2024-04-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL38 |
自动贩售机1
|
2024-04-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL37 |
时钟分频(偶数)
|
2024-04-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL36 |
状态机-重叠序列检测
|
2024-04-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL35 |
状态机-非重叠的序列检测
|
2024-04-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL34 |
整数倍数据位宽转换8to16
|
2024-04-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL32 |
非整数倍数据位宽转换24to128
|
2024-04-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL32 |
非整数倍数据位宽转换24to128
|
2024-04-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL31 |
数据累加输出
|
2024-04-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL30 |
数据串转并电路
|
2024-04-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL29 |
信号发生器
|
2024-04-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL28 |
输入序列不连续的序列检测
|
2024-04-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL27 |
不重叠序列检测
|
2024-04-07
|
答案正确
| < 1ms | 0K | Verilog | |
NP35 |
朋友的年龄是否相等
|
2024-03-29
|
答案正确
| 29ms | 4480K | Python 3 | |
NP34 |
除法与取模运算
|
2024-03-29
|
答案正确
| 23ms | 4636K | Python 3 |
创作者周榜
更多
关注他的用户也关注了: