题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
234350 |
ROM的简单实现
|
2025-05-13
|
答案正确
| < 1ms | 0K | Verilog | |
234349 |
使用函数实现数据大小端转换
|
2025-05-13
|
答案正确
| < 1ms | 0K | Verilog | |
VL46 |
同步FIFO
|
2025-05-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL54 |
RAM的简单实现
|
2025-05-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL53 |
单端口RAM
|
2025-05-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL41 |
任意小数分频
|
2025-05-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL41 |
任意小数分频
|
2025-05-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL41 |
任意小数分频
|
2025-05-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL40 |
占空比50%的奇数分频
|
2025-05-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL55 |
Johnson Counter
|
2025-05-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL49 |
脉冲同步电路
|
2025-05-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL47 |
格雷码计数器
|
2025-05-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL48 |
多bit MUX同步器
|
2025-05-12
|
答案正确
| < 1ms | 0K | Verilog | |
235517 |
超前进位加法器
|
2025-05-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL34 |
整数倍数据位宽转换8to16
|
2025-05-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL33 |
非整数倍数据位宽转换8to12
|
2025-05-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL30 |
数据串转并电路
|
2025-05-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL28 |
输入序列不连续的序列检测
|
2025-05-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL26 |
含有无关项的序列检测
|
2025-05-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL25 |
输入序列连续的序列检测
|
2025-05-11
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: