题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
235515 |
状态机与时钟分频
|
2022-08-23
|
答案正确
| < 1ms | 0K | Verilog | |
235515 |
状态机与时钟分频
|
2022-08-23
|
答案正确
| < 1ms | 0K | Verilog | |
235511 |
并串转换
|
2022-08-23
|
答案正确
| < 1ms | 0K | Verilog | |
235511 |
并串转换
|
2022-08-23
|
答案正确
| < 1ms | 0K | Verilog | |
235523 |
十六进制计数器
|
2022-08-23
|
答案正确
| < 1ms | 0K | Verilog | |
235523 |
十六进制计数器
|
2022-08-23
|
答案正确
| < 1ms | 0K | Verilog | |
235513 |
时钟切换
|
2022-08-20
|
答案正确
| < 1ms | 0K | Verilog | |
235513 |
时钟切换
|
2022-08-20
|
答案正确
| < 1ms | 0K | Verilog | |
235513 |
时钟切换
|
2022-08-20
|
答案正确
| < 1ms | 0K | Verilog | |
VL40 |
占空比50%的奇数分频
|
2022-08-19
|
答案正确
| < 1ms | 0K | Verilog | |
VL53 |
单端口RAM
|
2022-08-19
|
答案正确
| < 1ms | 0K | Verilog | |
234351 |
边沿检测
|
2022-08-19
|
答案正确
| < 1ms | 0K | Verilog | |
234350 |
ROM的简单实现
|
2022-08-19
|
答案正确
| < 1ms | 0K | Verilog | |
234315 |
根据状态转移表实现时序电路
|
2022-08-19
|
答案正确
| < 1ms | 0K | Verilog | |
234332 |
移位运算与乘法
|
2022-08-19
|
答案正确
| < 1ms | 0K | Verilog | |
234331 |
奇偶校验
|
2022-08-19
|
答案正确
| < 1ms | 0K | Verilog | |
234330 |
异步复位的串联T触发器
|
2022-08-19
|
答案正确
| < 1ms | 0K | Verilog | |
234329 |
四选一多路器
|
2022-08-19
|
答案正确
| < 1ms | 0K | Verilog | |
VL40 |
占空比50%的奇数分频
|
2022-07-19
|
答案正确
| < 1ms | 0K | Verilog | |
VL40 |
占空比50%的奇数分频
|
2022-07-18
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: