面试系列:物理设计【1】关于UDSM后端设计总结

  • 关于UDSM

  • 随着科技的发展,65nm65nm以下的工艺节点成为设计的主流

  • 随着工艺的发展,绝对的物理变异导致相对较大的电气特性变异

  • 随着工艺的发展,时序收敛变得越来越困难

  • 可制造性的问题(DFM)变得越来越关键

  • 本文针对UDSM后端设计中的问题,做一个分析和总结希望对大家的面试和工作有帮助

  • UDSM下工艺库,90nm往下,library更新为 CCS(Composite Current Source)模型,相比以前的NLDM模型,CCS更精确

          时序,功耗,噪声的完美结合,包含以下信息

                       High impedance interconnect

                       Miller effect

                       Dynamic IR-drop

                       Multi-voltage

                       Temperature Inversion

       支持

                  Noise glitch propagation

                  Scaling of temperature/voltage


  • UDSM带来的问题

  • 问题产生的核心原因:

硅芯片特征尺寸现在小于用来生成这些特征的光的波长,随着特征尺寸越来越小,导致出现在硅片上的图形形状与理想形状的差异越来越大

  • 先进半导体的制造依赖于设计和制造之间的巧妙平衡

  • 制造问题会引起

良率下降(通过改进DFM技术改进)

性能劣化(通过改进时序分析技术改进)

功耗上升(通过改进DFM技术改进)

 




欢迎大家点赞转发哦~  本文原发于微信公众号【硅芯思见

#笔记##读书笔记#
全部评论
感谢分享,很有用的
点赞 回复 分享
发布于 2022-06-04 23:20

相关推荐

点赞 评论 收藏
分享
被加薪的哈里很优秀:应该继续招人,不会给你留岗位的
点赞 评论 收藏
分享
评论
点赞
1
分享

创作者周榜

更多
牛客网
牛客网在线编程
牛客网题解
牛客企业服务